

# تکلیف سری چهارم درس زبانهای توصیف سخت افزار و مدارات زمان تحویل:

نكاتي در مورد انجام و ارسال تكاليف:

۱-برای هر ماژول که مینویسید، یک فایل ۷. جداگانه درنظر بگیرید. همه ی ماژولها را در یک فایل ۷. ننویسید. در صورتی که ماژول فرستاده شده قابل سنتز نباشد نمره صفر به آن تعلق میگیرد.

٢-ماژول Test bench هر سوال را حتما به همراه ساير ماژولها ارسال فرماييد.

۳-برای تحویل تکلیف یک گزارش مختصر از نحوه ی انجام تکالیف یا پاسخ به سوالات مطرح شده نیاز است. این گزارش در قالب PDF خواهد بود. دقت کنید که نیاز به کپی کردن کدها در داخل گزارش نیست؛ بلکه فایل کدها بصورت جداگانه باید ارسال شود.

۴-تو جه فرمایید که نیازی به ارسال همه ی فایل های پروژه ی نرم افزار ISE نیست! فقط فایل های ۷. را در کنار گزارش ارسال فرمایید.

۵-در نهایت یک فایل زیپ به شکل HW1\_StudentID.zip حاوی گزارش و فایل های ۷. را قبل از موعد تحویل در سامانه الکتریکی دروس (Ims) آپلود فرمایید.

## سوال اول)

می خواهیم دو ماژول طراحی نماییم که از طریق یک پورت دوطرفه ی ۴ بیتی به نام Data\_IO با یک دیگر تبادل داده نمایند. ماژول اول (Q1\_1) پالس ساعت را به همراه داده و سیگنال Data\_valid دریافت می نماید و به محض دریافت یک داده ی ۱۹ بیتی جدید آن را بر روی پورت Data\_IO به ماژول دوم (Q1\_2) تحویل می دهد. ماژول دوم داده ی دریافتی را با ۲۸ بیتی جدید آن را بر روی پورت XOR به صورت بیت به بیت XOR نموده و از طریق همان پورت در پالس ساعت بعدی تحویل ماژول اول می دهد. در نهایت داده ی دریافت شده در ماژول اول را در پورت خروجی Data\_Out میریزد. وقتی داده را روی پورت توطرفه با ماژول اول قرار گرفته می شود پورت خروجی Data\_valid\_Out مقدارش ۱ شود. دقت کنید که مدیریت پورت دوطرفه با ماژول اول می باشد. برای سادگی فرض کنید فاصله هر دو داده معتبری که به ماژول اول وارد می شوند حداقل ۱۰ پالس ساعت باشد. ضمنا پالس ساعت ماژول دوم از طریق ماژول اول به آن منتقل می شود (نتایج شبیه سازی ضمیمه گردد).



### سوال دوم)

فرض کنید ۲بردار ستونی به طول ۶۴ که هر درایه آن ۸ بیتی است داریم که در ۲ بلوک حافظه قراز دارند. ماژولی طراحی کنید که با دریافت سیگنال ورودی به نام start\_multiply عملیات ضرب درایه به درایه را روی این دو بردار در طول ۶۴ کلاک متوالی انجام دهد و خروجی را در یک بردار ستونی جدید به طول ۶۴ که هر درایه آن ۱۶ بیتی است قرار دهید. برای پیاده سازی این سه حافظه از core generator استفاده نمایید (استفاده از Port Ram با پالس ساعت مشترک طبق شکل زیر).

$$c[i] = a[i] * b[i]$$
  $i = 1 ... 64$ 

برای مقدار دادن به حافظه های a, b از یک پورت ووردی start\_initialize دو پورت ورودی A,b بیتی استفاده نمایید به این صورت که با فعال شدن سیگنال start\_initialize در طول ۶۴ کلاک متوالی، دو حافظه از طریق پورتهای a, b به ترتیب از درایه اول تا ۶۴ ام مقدار می گیرند. (شبیه سازی را انجام داده ونتایج رابه فایلهای تکلیف ضمیمه کنید)



#### سوال سوم)

سوال دوم را این بار با استفاده از دو بلوک حافظه ای که بدون استفاده از Core Generator و با دستور زیر ساخته می شو د استفاده نمایید.

reg [7:0] a [1:64];

reg [7:0] b [1:64];

reg [15:0] c [1:64];

بس از عملیات سنتز بررسی نمایید که آیا حافظه ها با استفاده از block ram ساخته شده اند یا نه. برای این کار کافیست از جدول نمایش داده شده در صفحه design summary مصرف شدن منابع را چک کنید.



#### سوال چهارم)

سوال دوم را ادوباره تکرار کنید با این تفاوت که این بار ضرب داخلی دو بردار را محاسبه و به صورت یک عدد با تعداد بیت مناسب (به گونه ای تعیین کنید که هیچ بیتی دور ریخته نشود) به همراه data\_valid با خارج ماژول منتقل نماید. بدیهی است انجام این عملیات حداقل ۶۴ بیت طول خواهد کشید.

$$c = \sum_{i=1}^{64} a[i] * b[i]$$

## سوال پنجم)

فرض کنید دنباله ای از اعداد ۸ بیتی به همراه سیگنال data\_valid در لبه های مثبت کلاک (با فرکانس ۲۵۰ مگاهر تز) وارد ماژول می شود. دقت کنید که ممکن است در برخی کلاک ها data\_valid صفر باشد که نشاندهنده این است که در این لبه داده ای وارد نمی شود. ماژولی را به گونه ای طراحی کنید هر بار که ۴ داده وارد ماژول شد، میانگین این ۴ داده را محاسبه و به همراه data\_valid\_out به خروجی ارسال نماید و منتظر دریافت ۴ داده بعدی باشد.

دقت کنید که تعداد داده خروجی از این ماژول یک چهارم داده های ورودی خواهد بود. همچنین انجام محاسبات و تولید خروجی باید با کلاک ۱۰۰ مگاهرتز انجام شود و لذا شما در ورودی نیازمند یک فیفو آسنکرون هستید که نرخ داده را تغییر دهد. از پورت های data\_count حافظه FIFO برای تشخیص دریافت ۴ داده استفاده نمایید.

همچنین نیاز به یک DCM برای ساخت پالس ساعت ورودی ۲۵۰ مگاهراز و پالس ساعت داخلی و خروجی ۱۰۰ مگاهرتز همچنین نیاز به یک testbench با می وارد شده به ماژول ۵۰ مگاهرتز است. پس از نوشتن testbench نتایج شبیه سازی را به ازای ورودی های مختلف نمایش دهید.



## سوال اختياري)

همانند سوال اول تکلیف سوم برای تشخیص دور یک موتور از یک پره شیاردار متصل به شافت موتور استفاده میشود. اما شیار های پره مانند شکل رو به رو خراب شده است و اطلاع دقیقی از درست یا خراب بودن ترتیب این شیار ها نداریم. پالس خروجی چیزی شبیه شکل زیر میباشد. یعنی پالسی که نا متناوب است اما فاصله rise time های مختلف ثابت است. روشی ارائه کنید که بتوان دور موتور را بدست آورد و پس از طراحی ماژول و testbench از درستی آن مطمئن شوید.



